在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
作者 回复/查看 最后发表
[求助] 请问哪个大神有linux下modelsim 10.2c以上的版本  ...2 gdsgdj 2017-12-6 159170 lmyyjx 2025-2-28 08:36
[原创] WIN下使用Synopsys docker使用指南 空白MAX 2021-10-10 65965 ricvadim 2025-2-27 19:41
[资料] PCIE协议GEN2~GEN4汇总  ...23456..11 xiao_jie 2017-7-11 10434832 badegg3 2025-2-27 10:33
[求助] 亚稳态探讨 纸鸢Ame 2025-2-14 9768 kk2009 2025-2-27 01:42
[求助] sigma delta ADC在开了噪声仿真后ENOB大幅减小的问题 zz3476 2025-1-9 2474 piedaochuan 2025-2-27 01:05
[求助] 关于时钟上升沿采样信号的问题 霍无醉 2025-2-20 5679 ilmkduse 2025-2-26 14:49
[求助] FPGA实现大量单精度浮点计算资源不够怎么办? HardLife 2025-2-25 6683 HardLife 2025-2-25 18:01
[原创] 关于MIPI C-phy中SSDC码的作用 新人帖 767781537 2024-4-18 2991 767781537 2025-2-25 15:45
[求助] hbm3_phy_cuamd_* 求大神赐教配置方法 - [悬赏 100 信元资产] lianpeng26 2025-2-24 0459 lianpeng26 2025-2-24 17:42
[求助] hbm3_phy_cuamd_tsmc6ff18.run 新人帖 lianpeng26 2025-2-24 1413 kulong168 2025-2-24 13:22
[招聘] 算能科技-比特大陆内推 cong.ma 2025-2-24 0502 cong.ma 2025-2-24 12:54
[原创] 大家知道,MIPI和vbyone的分别的应用场合不? atlandis 2014-3-10 23033 Zouy 2025-2-24 10:48
[其它] 好课分享 - 【伴伴学×BoLedu】全栈IC设计工程师伴学松 (2023 赖瑾) 轩辕志瑜 2023-10-11 71821 sumit_enggr 2025-2-24 00:35
[原创] vivado/tcl  ...2 tianhan123 2024-8-10 161402 PaulDE 2025-2-22 14:36
[资料] 锁相环学习 非常经典的两本书 《锁相环(PLL)电路设计与应用》 《锁相环设计、仿...  ...23456..7 艾艾小阳 2021-5-12 6514719 Yishuixin 2025-2-22 10:32
[资料] SoC设计指南:基于Arm Cortex-M(英文版) 新人帖  ...2 feielai 2024-3-29 132128 yeap 2025-2-22 00:06
[求助] spyglass cdc 如何约束异步fifo? sducut 2024-7-31 3837 ilmkduse 2025-2-21 10:13
[资料] 陈新武DFT讲稿.pdf  ...2345 tengjiexx 2023-5-6 426418 yeap 2025-2-20 17:20
[原创] 《集成电路静态时序分析与建模》已经出版发行,欢迎批评指正。京东、当当等电商有售。  ...23456..14 二师兄 2016-7-8 13751488 dalianhongwu 2025-2-20 10:21
[求助] synopsys license 启动时,如果没有连网线,就启动不了 - [悬赏 300 信元资产]  ...2 adan313 2019-9-22 115696 wang_uestc 2025-2-20 09:27
[原创] clock downstream 任大大 2025-2-19 0257 任大大 2025-2-19 19:36
[招聘] 深圳汇顶VS上海澜起 红枫 2016-10-14 46846 夏尔 2025-2-19 17:33
[求助] 使用dc综合不同位宽的乘法为啥延时都是一样 frostbitegbk 2025-2-19 4395 frostbitegbk 2025-2-19 14:36
[求助] 求助 HBM2 High Bandwidth Memory JESD235B/JESD235C spec - [悬赏 100 信元资产]  ...23 tonyho0119 2020-5-29 299372 SmallHAO 2025-2-18 11:51
[求助] AXI防死锁机制中SAS和SS的区别? 新人帖 hualiu 2025-2-16 1372 dqwuf2008 2025-2-18 10:33
[求助] 基于upf的低功耗,psw输出电源是否要拉到模块port? 新人帖 kvink1n 2025-2-17 0282 kvink1n 2025-2-17 11:03
[资料] 《systemverilog assertions and functional coverage》 撒野 2024-12-15 3541 bruce2246 2025-2-16 12:35
[求助] 关于VCD波形dump的问题 JekinBrown 2024-11-22 1524 JekinBrown 2025-2-15 20:26
[求助] vivado中RTL仿真正确但是在virtuoso中前仿真不正确 周三天气不错 2025-2-15 0245 周三天气不错 2025-2-15 19:39
[资料] 画数字时序图的visio库  ...23456..9 xcan2012 2022-1-25 8721081 chf1 2025-2-15 13:52
[求助] vivado更新block design,create HDL Wrapper一直没有更改后的端口 feifan1996 2020-11-4 25329 maozheng110 2025-2-15 11:28
[求助] dc如何实现verilog、vhdl混合综合? 吕归尘 2025-2-14 2397 puxiancheng 2025-2-14 16:57
[求助] 关于vivado中时钟ip核的使用问题 yangtao417 2025-2-13 3368 liuguangxi 2025-2-14 16:33
[转贴] 跨时钟域处理--最终详尽版【转载加收藏】  ...2345 王钰 2020-12-18 4920500 Mentionsss 2025-2-13 19:55
[求助] FPGA计算核与查表匹配问题 HardLife 2025-2-11 3459 murphy522 2025-2-13 16:23
下一页 »

快速发帖

还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-24 10:17 , Processed in 0.089158 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部 返回版块