在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 498|回复: 1

[求助] BGR的简并点仿真问题

[复制链接]
发表于 2025-6-17 11:45:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 Riching 于 2025-6-17 11:45 编辑

BGR简并点仿真有两种:一是在VBG输出电压加VDC扫描电压,看VDC电流为0的交点;二是断环加VDC扫描电压,找断环处两端电压交点数。我想看带启动电路后的简并点数量,发现问题如下:
(1)使用方法一:PVT下电流只有一个交点,但交点对应的VBG电压是1.8V(即此时VDC的电压值),并非设计的1.24V?是因为我把VDC加在VBG处的仿真计算精度问题导致的吗?

(2)使用方法二:部分corner下存在很接近的第二交点,这种会是稳定的简并点吗,看此时的运放输入两端电压差较大,但毕竟这种测试方法下是断环,实际工作情况下只有环路增益还有应该负反馈会把输入两端钳在一样的电压吧



1.jpg
 楼主| 发表于 2025-6-17 17:22:46 | 显示全部楼层
本帖最后由 Riching 于 2025-6-17 17:29 编辑

自己回复下:
对于问题2,断环是在运放输出端,其后接的是个NMOS栅极,VDC加在NMOS栅极。查看简并点发生时的DC工作点,此时VDC电压很大,导致电路电流很大,所以运放输出电压才能高到接近VDC。但实际工作过程中,这点电压到不了这么高运放就开始钳位了,并且简并点时启动电路已经无电流,所以启动电路无法将该点充电到这么高,这是给假简并点,只有在接VDC的外力强迫下才会发生。所以实际这个电路只有1个电流为0时的简并点。
对于问题1,换了运放输出端加VDC看电流过零点对应的VBG就是1.2V,所以可能VDC加在VBG处时仿真计算精度会有问题,导致电流过零点对应的不是1.2V。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-9 02:20 , Processed in 0.092734 second(s), 6 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表