在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 413|回复: 2

[求助] 单端环形振荡器功耗分析

[复制链接]
发表于 2025-6-7 22:03:22 | 显示全部楼层 |阅读模式
悬赏300资产未解决
数字单元功耗的大头是动态功耗,单端环形振荡器由奇数个反相器组成,原本我也认为功耗主要是动态功耗,但设计发现,对于电源电压1.2V的100 MHz的九级反相器组成的环形振荡器,在当上一级反相器的输出电压值在600mv后,下一级反相器的Nmos和pmos会导通,并且由于上升下降时间较长,导通时间也很长,在不降低电源电压的前提下,这是否就是环形振荡器的固有缺陷呢,有什么好方法能降低振荡器功耗呢

发表于 2025-6-8 10:35:16 | 显示全部楼层
用current starve
回复

使用道具 举报

发表于 2025-6-12 10:35:24 | 显示全部楼层
除了楼上说的。降低电压。减小W 增大L,9级->3级。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-10 18:35 , Processed in 0.080629 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表