在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 594|回复: 4

[求助] PLL可编程分频器问题

[复制链接]
发表于 2025-5-4 12:30:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
在论坛中看见一个可拓展分频比的DIV23分频器,假如现在级联了3个DIV23,此时分频比8-15。可以通过一定的逻辑电路让第三级不去控制第二级,此时第三级的p1和p2可设置为1、0。前两级现在是正常的DIV23级联,分频比为4-7,但是第三级的分频比为3,此时是不是还是可以将这三级级联起来,得到一个最大21分频比的信号呢?那么这个比起单纯级联3个DIV23能实现大于15的分频比,这种有什么需要注意的地方或者考虑呢?

1.jpg
 楼主| 发表于 2025-5-4 15:11:16 | 显示全部楼层
顶一下
回复 支持 反对

使用道具 举报

发表于 2025-5-6 11:42:48 | 显示全部楼层
但是分频数不连续了不是吗?  我想要一个20分频不就得不到了吗
回复 支持 反对

使用道具 举报

发表于 2025-6-16 15:44:00 | 显示全部楼层
你好  想问一下原文在哪儿呢
回复 支持 反对

使用道具 举报

发表于 2025-6-16 18:29:50 | 显示全部楼层
除了楼上提到的有部分频率不支持,还有就是输入时钟频率限制和输出时钟占空比非50%问题。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-9 03:25 , Processed in 0.094865 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表