在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 276|回复: 1

[求助] JEDEC JS-001和 GJB 548C 规定的A_B端放置10KΩ旁路电阻作用

[复制链接]
发表于 2025-4-30 14:44:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
JEDEC JS-001和 GJB 548C 规定了芯片HBM ESD测试时的A端_B端间放置旁路电阻(~10kΩ),该电阻作用消除脉冲前的电压现象(pre_pulse Voltage), 为什么会有脉冲前的电压现象?旁路电阻(~10kΩ)消除该pre_pulse Voltage机制是什么?
发表于 6 天前 | 显示全部楼层
pre_pulse产生猜测:设备在设置之后,波形产生电路不是理想开关,肯定有很大的阻抗,100pF电容上的电压会传递到DUT上,设备在产生波形的时候的扰动也会传递过来

10k电阻作用:一般是抑制trailing pulse, HBM放电后~us内会有电流拖尾现象(小能量EOS),可以加10k电阻做泄放路径
trailing pulse一般对input gate危害较大,可能会导致Vt shift
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-9 05:03 , Processed in 0.061090 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表