在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 190|回复: 0

[原创] AG32开发板原理图解读

[复制链接]
发表于 2025-4-2 14:18:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 SHYG 于 2025-4-2 14:19 编辑


640?wx_fmt=png&from=appmsg.jpg
这是AG32 100pin开发板的原理图,可能看不太清楚,后面局部放大。这个原理图与官方版本的区别是多了一个50Mhz的有源时钟。这个主要是针对需要高精度时钟或者纯CPLD应用者增加的。
  • 供电部分:

640?wx_fmt=png&from=appmsg.jpg
电源输入经过线性稳压器后再经过钽电容,然后通过两个磁珠分别给数字和模拟部分供电。
  • 时钟:
  • 640?wx_fmt=png&from=appmsg.jpg
    MCU这部分只能接OSC,不能当作IO使用。
    QFN32封装的例外。
    50MHz有源从PIN7输入(IO_GB), cpld的全局时钟接入。当作MCU+CPLD用的时候,这个50M有源时钟也可以从OSC_IN输入,记得INI里BOARD_HSE_BYPASS 设置成ON,就是旁路掉谐振部分。
  • BOOT:
  • 640?wx_fmt=png&from=appmsg.jpg

    默认(不接跳冒)是FLASH启动,BOOT0接高是串口下载。
  • SPI FLASH:


640?wx_fmt=png&from=appmsg.jpg
   可以支持SPI,DSPI,及QSPI。AG32的SPI比较特殊,主要是针对flash类的存储的。如果需要支持极性设置或者全双工收发,需要CPLD部分协作完成。
  • CAN:
  • 640?wx_fmt=png&from=appmsg.jpg

   这里的CAN收发器需要5V才能工作,需要注意。另外,调试时,如果没有外加CAN设备的话,发送收不到ACK,会反复重发。
  • ETHERNET:


640?wx_fmt=png&from=appmsg.jpg
以太网PHY部分, 支持MII/RMII。MCU部分都接了,但是PHY部分需要通过上下拉来设置MII/RMII模式的。PHY PIN8 RXDV这个引脚,默认有上拉电阻的,RMII模式的。


您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-31 23:53 , Processed in 0.103975 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表