在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 223|回复: 1

[原创] CPPLL的输出频率波动和VCONT的电压波动对不上

[复制链接]
发表于 2025-3-30 18:53:24 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×

                               
登录/注册后可看大图




                               
登录/注册后可看大图


有没有CPPLL的大佬知道这是怎么回事啊,我做了这个2.4G的锁相环,我后面串起来跑完仿真,我VCONT的电压波动上下10mv,然后kvco是159,理论输出频率波动应该是0.00159GHz, 但是我这边仿真看上下波动0.04GHz。本人刚入手的菜鸟一枚,就大神指导




发表于 2025-4-15 14:11:08 | 显示全部楼层
只跑VCO output trans,手动看10个cycles的时间然后换成frequency。
或者用fft看VCO output trans。
可能Kvco的值在1.3V并不是159,因为vacator的capacitance不是一条直线。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-25 06:29 , Processed in 0.134030 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表