在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 660|回复: 2

[求助] ADC input buffer对比

[复制链接]
发表于 2024-11-27 12:32:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×

左边这个来自于ISSCC一篇论文,是基于电流反馈的ADC IB。右边这个IB,把右边PMOS的输入接到了输出端,感觉这样M1的VDS更能保持不变。但是这样还有什么优缺点吗?有没有大佬可以解释分析一下。

                               
登录/注册后可看大图


下面是ISSCC中关于这个buffer的介绍

                               
登录/注册后可看大图


                               
登录/注册后可看大图




16.1_A_13b_4GS_s_digitally_assisted_dynamic_3-stage_asynchronous_pipelined-SAR_ADC.pdf

1.38 MB, 下载次数: 36 , 下载积分: 资产 -1 信元, 下载支出 1 信元

发表于 2024-11-27 18:29:42 | 显示全部楼层
左边是电流负反馈,保证SF电流恒定;右边是电压正反馈,你要闹太套?
 楼主| 发表于 2024-11-27 18:43:58 | 显示全部楼层


   
qiaogang2220 发表于 2024-11-27 18:29
左边是电流负反馈,保证SF电流恒定;右边是电压正反馈,你要闹太套?


但是大环还是负反馈吧


您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-25 21:33 , Processed in 0.162039 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表