在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 809|回复: 0

[求助] 16bit 1Mbps SAR ADC的Vcm开关问题

[复制链接]
发表于 2024-11-1 20:55:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
SAR ADC各模块:采样使用栅压自举,DAC采样8+8分段,传统下级板开关策略,比较器多级级联动态锁存采用输出失调校准(比较器性能应该没有调好,暂时将就用),传统同步时序逻辑。
激励:模拟VDD=2.5,数字VDD=1.2,输入信号、Vref以及Vcm直接使用理想源。

问题:在采样时,由于开关策略以及比较器失调校准,需要上级板接入Vcm。控制Vcm的开关使用理想switch,整体SAR仿真ENOB有15+;更换成NMOS的话ENOB直接变成14+。请问各位佬这是什么原因导致的,怎么去调整(NMOS开关尺寸怎么调,ENOB都上不去)??(ps:已控制开关信号,确保在采样结束,先断开上级板与Vcm的连接,再进行转换)

                               
登录/注册后可看大图

                               
登录/注册后可看大图

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐

奖励300信元 | 下载SoC设计技术(视频+PDF资料)
奖励300信元 | 下载SoC设计技术(视频+PDF资料)
元 | 下载SoC设计技术(视频+PDF资料) 奖励300信元

查看 »

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-26 12:46 , Processed in 0.126395 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表