在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
楼主: ivychou

PLL相位噪声怎么样的算是好的

[复制链接]
 楼主| 发表于 2008-3-2 19:44:08 | 显示全部楼层
楼上的是单独测VCO的吗?VCO的PN跑出来的确是下降的斜线,我这个是整个PLL跑的
回复 支持 反对

使用道具 举报

发表于 2008-4-4 12:23:30 | 显示全部楼层
也感觉很怪的哦。。。
应该是往下走的啊。。
回复 支持 反对

使用道具 举报

发表于 2008-4-4 12:26:04 | 显示全部楼层
?????????????????????????????????
回复 支持 反对

使用道具 举报

发表于 2008-4-4 23:40:41 | 显示全部楼层
xiexie
回复 支持 反对

使用道具 举报

发表于 2008-4-5 01:12:13 | 显示全部楼层
路过学习一下
回复 支持 反对

使用道具 举报

发表于 2008-4-15 20:32:53 | 显示全部楼层
请高人仔细指点一下
回复 支持 反对

使用道具 举报

发表于 2008-4-16 22:13:00 | 显示全部楼层


   
原帖由 ivychou 于 2008-2-27 11:04 发表
谢谢指导,主要是做clock用的,看文档很多都是测相位噪声的,jitter和相位噪声不是一样的东西吗?对于时域的就是jitter,而频域就是相位噪声,我是这样理解的,不知道对不对,请高手指教。另外把我的噪声分析的图帖上 ...




Jitter和PN本质是相同的!一个表征时域,一个表征频域!
楼主的仿真结果图是错误的或者说Test bench有问题。无论是PLL闭环PN还是单单VCO 的PN都无法解释。建议再检查下!
回复 支持 反对

使用道具 举报

发表于 2008-4-22 00:02:19 | 显示全部楼层
我斗胆分析一下

首先 诚如LZ所言 这个是PLL总的输出phase noise 这点没问题
其次 这个左边下降的线段是电荷泵 或者 分频器的噪音 它们在带内占统治地位
水平的部分是VCO噪音 这个VCO噪音之所以是水平的 是因为传输函数的原因

途中右侧的尖峰 正如楼上高人所言 是spectre跑出的谐波 可以忽略
注意到最右侧 噪音有进一步下降的趋势 那是因为此时已经出了系统闭环带宽

这个图是好是坏 没法说 要看应用

请前辈高人指正
回复 支持 反对

使用道具 举报

发表于 2008-5-14 15:29:47 | 显示全部楼层
同问
!!!
回复 支持 反对

使用道具 举报

发表于 2008-5-14 21:47:13 | 显示全部楼层
输出频率是103M,所以83M不是harmonic。83M是输入频率(27M)的3倍,很可能是Chargepump 引起的 spur。看样子你的chargepump不好。

PLL带宽应该在输入频率的1/10 以下,就是2.7M 以下。在Phasenoise 的图上看带宽大于几十M. 不知是你的滤波器带宽有问题还是仿真的工作点有问题。看看能不能把滤波器的输出电压强制设定在最佳位置再做个仿真。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-27 03:28 , Processed in 0.128493 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表