在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 521|回复: 0

[求助] 顶层INOUT信号的INTERCONNECT DELAY

[复制链接]
发表于 2024-5-6 17:59:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
目前在跑后仿,设计顶层有些PAD的INOUT信号,在SDF文件里,既有从顶层到PAD的INTERCONNECT DELAY描述,也有从PAD到顶层的INTERCONNECT DELAY描述,且都为非0值。实际后仿波形看到的是顶层到PAD的INTERCONNECT DELAY生效。波形上也会看到一个比较奇怪的点,即使该PAD处于输出模式,PAD CELL内的INOUT信号比顶层的INOUT信号要延迟一些变化。

想请教下各位,有遇到过类似的问题吗?这是个合理的现象吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-25 15:42 , Processed in 0.094750 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表