在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 1385|回复: 5

[原创] 高压器件pl5iso_4t在lvs中出现报错问题

[复制链接]
发表于 2023-11-6 10:42:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×

根据电路图,在layout版图中,我将pl5iso_4t这三个器件合并在一起,并取消了他们各自的环,在他们的外层围了hvnw ring和最外层的hvpw ring。DRC验证没有问题,但是在lvs验证时报错了,一个是WARNING:  Stamping conflict in SCONNECT - Multiple source nets stamp one target net.
          Use LVS REPORT OPTION S or LVS SOFTCHK statement to obtain detailed information.
另一个是softchk datebase。请问是哪里出了问题吗
1. 1.png          2.png

2. 3.png     4.png




发表于 2023-11-6 11:20:55 | 显示全部楼层
最外围那ring接了吗?看着没有netname
 楼主| 发表于 2023-11-6 13:26:08 | 显示全部楼层


   
yixhishakai 发表于 2023-11-6 11:20
最外围那ring接了吗?看着没有netname


是接高电位吗
发表于 2023-11-6 13:34:45 | 显示全部楼层


   
zhou. 发表于 2023-11-6 13:26
是接高电位吗


四端器件应该可以不用外面的HVPW,你删掉看看有没有drc错

发表于 2023-11-6 16:34:02 | 显示全部楼层
不是该围isoring么
 楼主| 发表于 2023-11-6 17:54:47 | 显示全部楼层


   
yixhishakai 发表于 2023-11-6 13:34
四端器件应该可以不用外面的HVPW,你删掉看看有没有drc错


问题找到了,我没有围nwell ring就围了hvnw ring和hvpw ring
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-26 09:16 , Processed in 0.096554 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表