在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 3149|回复: 1

[求助] ..

[复制链接]
发表于 2021-9-3 20:39:15 | 显示全部楼层 |阅读模式
悬赏50资产已解决
本帖最后由 okoduuu 于 2021-9-3 21:25 编辑

.

最佳答案

查看完整内容

先别急着想咋个实现,先把你的输入输出需求理清楚。 1. 要解决输入输出数据吞吐率的问题?你描述的输入是位宽128bits的并行数据,那么这个数据产生的频率是多少?数据结构是块(每隔一段时间产生多少条128bits的并行数据)?还是数据流(一旦开始,直到结束,每个并行总线周期都产生一条128bits的并行数据)? 2. 串行移位输出端。12bits的串行数据?两个12bits之间是要求怎么区分的?移位时钟的要求?串行移位输出端的位宽?是并 ...
发表于 2021-9-3 20:39:16 | 显示全部楼层
先别急着想咋个实现,先把你的输入输出需求理清楚。
1. 要解决输入输出数据吞吐率的问题?你描述的输入是位宽128bits的并行数据,那么这个数据产生的频率是多少?数据结构是块(每隔一段时间产生多少条128bits的并行数据)?还是数据流(一旦开始,直到结束,每个并行总线周期都产生一条128bits的并行数据)?
2. 串行移位输出端。12bits的串行数据?两个12bits之间是要求怎么区分的?移位时钟的要求?串行移位输出端的位宽?是并行输入端的数据从一根串行线输出?还是从一组串行线输出?
3. 设计平台?ASIC? FPGA?

PS:别说啥子有偿求助?没有任何意义?信元?那玩意儿谁缺?RMB?可能你都很缺,你能有偿个啥?问题讲的越清楚,需求描述得越明白,越可能得到心情好的坛友的帮助。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-19 09:28 , Processed in 0.119584 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表