在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 2177|回复: 3

[求助] DFT ScanClock和normal function的IC input clock共用一个port的问题

[复制链接]
发表于 2019-6-19 19:52:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
DFT ScanClock和IC normal function input clock共用一个port,在DFT的时候将这个公用的port声明为ScanClock。 在dft_drc的时候会报Warning: 这个normal的clock can capture new data on TE input CP off DFF。
请问共用一个port需要怎么设置?
发表于 2019-6-20 09:01:22 | 显示全部楼层
warning 可以不用管,无非覆盖率低一些,scan还是可以用的
 楼主| 发表于 2019-6-20 21:10:05 | 显示全部楼层


   
拉普达 发表于 2019-6-20 09:01
warning 可以不用管,无非覆盖率低一些,scan还是可以用的


可是我需要覆盖到这些violation的DFF啊,不能有些测不到啊
发表于 2020-7-9 07:08:25 | 显示全部楼层
简单的办法就是在test mode下,将通向做正常功能的clock那路tie 死。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-25 13:11 , Processed in 0.037718 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表