马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
本帖最后由 小白可还好? 于 2016-11-9 10:27 编辑
我用下面的这个代码 产生 clk_i_de=100M clk_prcs_de=50M clk_o_de=100Mclk_pll1 u_clk_pll1 (
.CLK_IN1_P(CLK_IN1_P),
.CLK_IN1_N(CLK_IN1_N),
.CLK_OUT1(clk_i_de),
.CLK_OUT2(clk_prcs_de),
.CLK_OUT3(clk_o_de),
.LOCKED(clk_locked1));
我在调用chipscope 时 不知道应该用哪个信号作为系统时钟,就选择了高频clk_i_de作为系统时钟,结果只能看到clk_prcs_de时钟,而且应该另外俩个时钟出错了,我在前仿的时候可以看到正确的波形输出,在chipscope上结果不对了。
我用的是V6的板子,chipscope调用的时候是通过建cdc文件生成的。
求助
|