|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
各位好:
本人现在在做一个原型项目,使用的是xilinx k7系列fpga,因为系统中有源同步接口,40bit数据+随路时钟(250M),为了保证接口时序,想把40bit输入数据放到IOB中的寄存器里,时钟从接口进入后上全局时钟,但是由此带来的问题是时钟延时太大,数据延时较小,导致hold timing不满足。需要在40bit数据线上插入idelay2 单元。但是对于idelay2不怎么会用,主要是我的接口时钟是250M,idelay手册中要求其参考时钟为200/300、400M。所以想请教一下各位大神,这个idelay怎么使用,谢谢 |
|