在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 9396|回复: 3

[求助] cmos反相器的噪声容限问题

[复制链接]
发表于 2015-9-20 21:05:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
求助各位大神,书上说传输延迟时间越长,交流噪声容限越大。如图,如果提高电源电压,mos管的导通电阻会减小,从而传输延迟也减小,容限应该随之变小啊,为什么这个图交流噪声容限是随电源电压增大而变大。
eetop.cn_2015-09-20_21.00.03.jpg eetop.cn_2015-09-20_21.00.39.jpg
 楼主| 发表于 2015-9-22 07:35:29 | 显示全部楼层
没人吗
发表于 2017-4-13 10:49:22 | 显示全部楼层
首先:噪声容限越大越好。
直观理解:VDD越大,抗躁能力更强,越不容易出错,也就是容限越大,图中是没有错的。
至于说传输延迟时间越大,交流噪声容限越大,这个不理解啥意思,图中除了电压变化,横轴是时间t,很明显随t的增大噪声容限在减小,不知道这两个时间是什么关系
发表于 2018-5-23 01:26:41 | 显示全部楼层
thanks
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-4 23:51 , Processed in 0.159165 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表