在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 2460|回复: 4

[求助] 调用库中的CLOCK GATE CELL后DFT报违例

[复制链接]
发表于 2015-5-16 20:32:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
最近在RTL里实例化了库中的一个叫做CLKLAHQUHDV1的cell,用来对外部时钟输入进行gate产生时钟。该CELL有个TE端口,连到了test_mode上,test_mode为1的时候输出与输入相同。
现在的问题是为毛在做DFT的时候DC会认为该cell输出的clock是不可控的?这个时钟驱动的所有register都被视为了non scan cell。。。

内个cell大概就是这个样子…



跪求各位大神解惑!谢谢!!
 楼主| 发表于 2015-5-17 09:51:18 | 显示全部楼层
人工置顶跪求回复
 楼主| 发表于 2015-5-17 17:47:00 | 显示全部楼层
自己解决了……SB了实例化的是下降沿触发用的ICG。。。换成上升沿的就好了……
 楼主| 发表于 2015-5-17 18:09:53 | 显示全部楼层
最后自己搞定了…脑残了,实例化的CELL是下降沿用的……
发表于 2017-7-13 14:34:31 | 显示全部楼层
thank for sharing
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-25 21:16 , Processed in 0.160408 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表