在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 2897|回复: 3

[求助] 求科普-输入延时小于一个时钟周期

[复制链接]
发表于 2015-4-14 09:59:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 似水如烟 于 2015-4-14 10:36 编辑

从上一个存储单元的输入到下一个存储单元的输入延时必须小于一个时钟周期。WHY?
另一个问题:
在仿真中,带“#0”时是不是比不带它执行晚?
发表于 2015-4-14 11:30:02 | 显示全部楼层
非一定如此,可定制多周期路径。这要看你的设计。
发表于 2015-4-14 14:44:40 | 显示全部楼层
你既然问这个问题了,就先假设你的要求是正常的单周期采集,那么你是一个周期采集一次数据,如果你的传输延迟(假设clk 偏斜为0)大于1个周期,假设你在clk0的第一个上升沿发出数据data0,单周期时是在第二个上升沿时采集下个触发器,并锁存data0,大于一个周期时,下个上升沿dota0还没有到达第二个触发器,你怎么采集这个数据呢?第二个#0的问题,#0只在仿真时有用,是用#delay来模拟门延迟,并不会对实际电路产生影响,综合时忽略,#0对于仿真应该也没有影响。
 楼主| 发表于 2015-5-4 10:46:31 | 显示全部楼层
回复 3# insunshinecn
3QU,还算比较书本化
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-28 11:52 , Processed in 0.058970 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表