在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
楼主: 我擦泪

[求助] full_sync是什么同步机制 急求

[复制链接]
发表于 2015-4-9 21:12:13 | 显示全部楼层
xuexiyixia
发表于 2015-4-9 21:12:53 | 显示全部楼层
xuexiyixia
发表于 2015-4-9 21:13:52 | 显示全部楼层
xuexiyixia
发表于 2015-4-9 21:14:31 | 显示全部楼层
xuexiyixia
发表于 2015-4-9 21:15:56 | 显示全部楼层
xuexiyixia
发表于 2015-4-9 21:16:37 | 显示全部楼层
xuexiyixia
发表于 2015-4-10 08:57:20 | 显示全部楼层
本帖最后由 ddxx 于 2015-4-10 09:24 编辑

回复 1# 我擦泪

这个机制的目的是检测set信号由高到低的跳变,在clk2时钟域输出一个clk2 Cycle的高脉冲。要求信号set的高电平宽度不小于clk1 + clk2,否则可能漏脉冲。
 楼主| 发表于 2015-4-11 18:33:59 | 显示全部楼层
回复 27# ddxx


    牛人啊 谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-30 12:39 , Processed in 0.111259 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表