在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 3211|回复: 0

[求助] 求教:Xilinx FPGA 使用AXI4总线实现DDR3控制的问题

[复制链接]
发表于 2014-12-19 21:26:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
问题描述:现在我想要做的是在AXI4总线上连接两个DDR3,使得整体能实现一个数据缓存器FIFO的功能。由于小弟是十足的菜鸟,先是使用ISE生成了MIG的ip核,在设置中选择了使用AXI4 总线,然后接下来的步骤就按照ug586文档进行设置。完了之后,将IP核加入到工程,打开example_design 进行学习。通过对例子程序的学习,发现其中的traffic_gen_init和axi4_wrapper_inst两个文件好像完成了AXi4的协议控制。其中针对用户的控制量就是app_xxx的数据经过这两个文件进入IP核,然后控制ddr3,输出的变量便是ddr3_xxx。等。小弟作为菜鸟看会觉得,上面两个文件是不是我直接拿来用就行。如果不死,我要实现我想要的功能我该怎么入手呢?求大神知道?给个具体的方向,在此先谢谢了! jietu.jpg
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-28 04:27 , Processed in 0.120964 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表