在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 8989|回复: 9

[求助] cadence中的noise仿真的积分区间

[复制链接]
发表于 2014-6-25 19:47:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
对于一个积分电路,如图


分别对采样状态和转移状态进行.noise仿真,之后进行积分,积分区间是多少呢?

是不是只在带宽内积分???如果积分区间足够大,达到一定后就不变了。

我在计算噪声时,是对噪声乘以传输函数,在0到无穷积分。

我想知道的就是.noise积分的准确积分区间
发表于 2014-7-5 23:22:32 | 显示全部楼层
回复 1# 马金鑫


   針對Thermal noise而言 數學上積分範圍是頻率 0 ~ inf   那是針對thermal noise而言 其實積分到一定頻率大小數值就差不多收斂了
   Flicker noise 計算是0.01Hz or 0.1Hz to  corner frequency (the frequency that Flicker noise equals thermal noise)
 楼主| 发表于 2014-7-10 15:03:21 | 显示全部楼层
回复 2# 朱立平


   谢谢你~当我们流片回来后,有什么方法可以准确的测这个电路的噪声吗?比如就是一个简单的采样电容电路?
发表于 2014-7-13 20:50:13 | 显示全部楼层
那個必須要fully different input  short (input = 0V)即可 但是必須測試整個ADC    單一S/H是很難測的
 楼主| 发表于 2014-7-15 09:23:36 | 显示全部楼层
回复 4# 朱立平


那测整个ADC,PCB板不会引入噪声吗
发表于 2014-7-15 12:38:48 | 显示全部楼层
回复 5# 马金鑫


    合理设计的PCB板应该是不会引入噪声的,重要的是加正确的输入信号。时钟不要跨过输入信号。
发表于 2014-7-17 17:55:47 | 显示全部楼层
回复 5# 马金鑫


   會的 但是要好好設計PCB就可大幅降低noise  這是一門學問
发表于 2014-8-29 23:25:54 | 显示全部楼层
测noise floor把输入短接到VCM,做输出code的FFT。仿真SC电路的noise最好用pss+pnoise或者transnoise,这样才能看到folding的noise。
发表于 2015-6-9 14:25:37 | 显示全部楼层
回复 8# plz762127


   你的签名。哈哈。现在在哪里工作
发表于 2017-6-27 15:12:06 | 显示全部楼层
看到各位大神,谈论噪声仿真,正好 我有一个小问题需要请教各位:
在 ic5141中   对CSA+PZ 进行噪声仿真,由于需要在一定的成形时间条件下所以加两级理想RC电路,  对噪声进行积分范围是从对地到最终输出端进行噪声仿真,那么理想RC也会有噪声,在计算ENC的时候,是否可以把RC 引入的噪声去除后,再进行ENC计算?如果是为什么?有木有参考文献?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-27 03:31 , Processed in 0.118294 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表