在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
楼主: zhjjg123

Synthesis and Optimization of High-fanout Nets Using Design Compiler

[复制链接]
发表于 2010-5-30 21:28:42 | 显示全部楼层
good material
回复 支持 反对

使用道具 举报

发表于 2010-9-18 11:39:29 | 显示全部楼层
thanks for sharing
回复 支持 反对

使用道具 举报

发表于 2010-11-20 18:50:53 | 显示全部楼层
thanks a lot
回复 支持 反对

使用道具 举报

发表于 2010-12-6 15:38:38 | 显示全部楼层
haotie~~~
回复 支持 反对

使用道具 举报

发表于 2011-3-13 22:13:47 | 显示全部楼层
谢谢楼主分享,支持
回复 支持 反对

使用道具 举报

发表于 2011-5-21 11:33:58 | 显示全部楼层
thanks
回复 支持 反对

使用道具 举报

发表于 2011-10-3 17:51:14 | 显示全部楼层
回复 1# zhjjg123


    asfdasfasdfasdfasdfasdfasdfasd
回复 支持 反对

使用道具 举报

发表于 2011-10-3 23:26:13 | 显示全部楼层
下来看看啊
回复 支持 反对

使用道具 举报

发表于 2013-4-3 11:01:14 | 显示全部楼层
ABSTRACT
High fanout nets, especially resets and gated clock nets, typically result in long synthesis
runtimes, and gives poor results. Fortunately, Design Compiler 2000.11 has added some
improvements that can help designers overcome these problems. This paper will first show some
of the problems caused by high fanout nets. Then, the new commands available in DC 2000.11
for improving the synthesis results of high-fanout nets will be discussed. Last, synthesis results
on test circuits containing some large-fanout nets will be presented.
回复 支持 反对

使用道具 举报

发表于 2016-4-28 01:22:37 | 显示全部楼层
thnx!
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-13 07:03 , Processed in 0.095426 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表