在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 5518|回复: 11

原创: 用不完全建立方法提高ADC速度

[复制链接]
发表于 2006-11-23 11:01:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
通常的开关电容ADC的设计是基于完全建立的, ADC的速度取决于级电路的输出到达所允许的建立误差之内的时间. 这里的建立误差与ADC的分辨率有关, 一般要求第一级的输出建立误差要小于1/2^N, N为ADC的分辨率, 称这种设计为基于完全建立的设计。
附件中提出了一种基于不完全建立来提高ADC速度的方法,它通过提前终止级电路的建立过程来缩短建立时间, 进而提高转换速度。而不完全建立所导致的级间增益误差和级间非线性误差可通过数字后台自校准技术来消除。
附件中的仿真结果表明,将ADC的周期缩短至原来的30%, 不完全建立ADC仍然保持原来的转换精度.
而最新的校准算法, 更可将周期降低至原来的 20%, ADC仍然保持原来的转换精度, 不过这个算法还不包括在本附件中, 稍后再公布。

[ 本帖最后由 lifule 于 2006-11-23 13:24 编辑 ]

An incomplete settling technique for pipelined analog to digital converters.pdf

337.08 KB, 下载次数: 163 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2006-11-23 14:28:03 | 显示全部楼层
原创的东西多发
发表于 2006-12-25 18:31:30 | 显示全部楼层
发表于 2007-1-16 07:15:09 | 显示全部楼层
这个算法呢??强烈支持楼主!!!!!!!!
发表于 2007-1-16 20:44:20 | 显示全部楼层
原创的东西多发
发表于 2007-1-17 10:04:24 | 显示全部楼层
想不到师兄也在这里啊



(同为201sun的学生)
发表于 2007-3-2 00:56:28 | 显示全部楼层
鼓励原创!
发表于 2007-12-11 16:32:01 | 显示全部楼层
牛人的帖子必顶
发表于 2008-3-17 17:49:29 | 显示全部楼层

aaaaaaaaaaaa

aaaaaaaaaaaa
发表于 2013-5-23 18:59:34 | 显示全部楼层
看看 ~~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-12 23:16 , Processed in 0.187583 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表