在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 3919|回复: 10

[求助] Help! How to simulate transmission gate's on-resistance in Hspice?

[复制链接]
发表于 2012-2-2 19:15:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 angelweishan 于 2012-2-2 19:18 编辑

Help me, please.  How to simulate transmission gate's on-resistance, Ron,eq, in Hspice?
Please see Razavi Figure 12.16 (b), page 417.

VCC VCC gnd 3.3V
MN VIN VCC VOUT GND NCH3 L=0.35U W=5U
MP VOUT GND VIN VCC PCH3 L=0.35U W=15U

非常感谢你
Figure 12.16.JPG
 楼主| 发表于 2012-2-3 08:45:22 | 显示全部楼层
Help me, please.
发表于 2012-2-3 10:37:36 | 显示全部楼层
手动计算RC 延时,这样可以估算大致的数值,前端设计时足够了,精确的还是要Hspice,
发表于 2012-2-3 19:24:33 | 显示全部楼层
仿真导通电阻,可以用dc analysis和transient analysis。简单的办法如楼主图示,用dc sweep分别看p transistor和n transistor的导通电阻,它们的并联就是传输们的导通电阻。
发表于 2012-2-3 19:27:02 | 显示全部楼层
transistor的导通电阻的表示,可以查查hspice manual,我依稀记得是lv*或者lx*。
发表于 2012-2-7 23:49:10 | 显示全部楼层
.probe dc ron1=par('1/lx8(MI2)')

加上這一行即可
发表于 2012-2-8 02:21:55 | 显示全部楼层
DC sweep,然后对曲线求deriv应该就能得到了
 楼主| 发表于 2012-3-9 11:14:33 | 显示全部楼层
Help me, please.
发表于 2012-3-13 09:41:52 | 显示全部楼层
please check your short message
发表于 2018-5-17 21:37:23 | 显示全部楼层
GOOD MATERIAL
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-1 10:54 , Processed in 0.116206 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表