在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
楼主: chenhongtv

[求助] 为什么多晶栅不能两端都打孔连接金属呢?

[复制链接]
发表于 2016-6-8 23:37:38 | 显示全部楼层
栅穿刺是什么东西?
发表于 2016-6-13 09:56:03 | 显示全部楼层
学习了
发表于 2016-6-20 15:34:17 | 显示全部楼层
同问楼上的问题啊?
发表于 2016-8-4 13:58:03 | 显示全部楼层
学习了
发表于 2016-8-8 10:58:22 | 显示全部楼层
受教了,谢谢
发表于 2016-10-20 15:58:23 | 显示全部楼层
esd电路会在poly两端打孔  金属一连起来的
发表于 2016-11-24 09:32:57 | 显示全部楼层
回复 16# calear

对于简单的制程,没有DNW、NBL这些东西,简单的说除了NW/HVNW,就是PW/HVPW,这样psub电位以及sealring电位都会接到ground(0V)。然而,如果芯片还有比0V更低的电位—负压(比如说VSN),就必须使用DNW或NBL等。这时候的Psub/sealring电位就不一定会接0V,也有可能是负压VSN。
总之,sealring电位和psub电位是一致的,sealring其实就是在IC最外圈围了一个大的psub ring。但这个电位选择要慎重,选择整颗芯片最低电位VSN当然好(避免P/N结正偏漏电),但是还要考虑上电的顺序,如果VSN只是IC内部产生的电位,在VSN上来之前就存在风险。也就是说,尽量选择real power(ground)作为psub和sealring的电位
发表于 2016-11-29 17:51:56 | 显示全部楼层
谢谢分享
发表于 2017-5-24 18:26:20 | 显示全部楼层
功率管?有什么特殊吗?
发表于 2020-12-10 19:52:53 | 显示全部楼层
谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-11 17:24 , Processed in 0.062700 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表