在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
楼主: 海之子306916

[求助] 请教:PLL的总体相位噪声曲线拟合(已用cadence仿真出每个模块的相位噪声曲线)

[复制链接]
发表于 2016-7-7 14:03:44 | 显示全部楼层
回复 16# 何平
感谢分享 谢谢您
发表于 2016-12-15 16:43:23 | 显示全部楼层
回复 16# 何平


   谢谢谢谢。。
发表于 2017-9-20 10:47:39 | 显示全部楼层
我也最近在研究呢
发表于 2018-9-5 08:33:21 | 显示全部楼层
回复 16# 何平
厉害厉害!
发表于 2018-11-30 15:42:26 | 显示全部楼层
谢谢分享
发表于 2020-1-19 18:22:01 | 显示全部楼层


   
何平 发表于 2014-12-4 15:31
回复 15# 旭日荷田


厉害厉害
发表于 2020-5-6 10:11:00 | 显示全部楼层
您好,我目前也在做ADPLL的仿真也卡在了加噪的那一步,请问可以私聊讨论一下关于各部分是怎么加的那。我用的工具是simulink,我也加了VCO的相噪但是测出来只有第一平频偏值达标
发表于 2021-7-30 09:30:02 | 显示全部楼层
没啥子意思
发表于 2021-8-21 22:29:56 | 显示全部楼层
kankan
发表于 2022-7-21 08:10:32 | 显示全部楼层
非常感谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-28 04:25 , Processed in 0.140202 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表