|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
本帖最后由 ertss 于 2011-8-9 19:01 编辑
小弟刚做FPGA不长时间,做的是一个板级系统的FPGA中的一个模块,在功能仿真完成之后直接上电路板接上设备进行实测;
实测第一次结果效果和理想情况最接近,输入的码流大部分都被成功加密并且输出,只是每隔6的倍数就有错误的结果出现的可能;
我怀疑是时序约束没做好,于是修改约束,而且加了一些亮灯的测试电路;
结果出乎意料的糟糕,修改一点点约束或者编译的时候改变一些编译选项,甚至什么都不变只是加上一点点测试电路(比如quartus中的一些speed, area的选项)都会让结果越来越糟(有可能加密的结果错的更多,有可能甚至码流都不对齐了);
后来几天之后我又用第一次实测编译的文件(没有重新编译,直接用的之前的的下载bit-stream的文件)进行实测,结果居然对了。
而我们测试的工程师说几次测试的条件都一样的,请问有什么可能会造成这种结果?? |
|