在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
楼主: turtlewang

[资料] Trade off and optimization in analog CMOS design

[复制链接]
发表于 2020-10-22 16:04:52 | 显示全部楼层
這個一直說反型指數
gmID  設計有何相關?   不過前面提到 gmID

wek invertsion   gm/Id = 1/ nVt
vgs- vt < -72m    ic < 0.1

strong    vgs- vt > 220mv
   gm/Id = 1/Veff ,  veff =vgs-vth
stron + 速度饱和  gm/Id  = 1/Veff
ic > 10 => strong

moderate    ic =0.1~10

发表于 2023-7-31 17:08:02 | 显示全部楼层
谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-25 18:31 , Processed in 0.098796 second(s), 2 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表