|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
我正在设计一个PLL,参考频率是1M,要实现130M到300M的整数分频,使用无源滤波器,计算出来滤波器的电容要200pf,想要集成在芯片里面面积太大了,设计了一个电容倍乘电路,但是效果不好,输出频率会漂移,有没有人设计过这个电路?能否指点一下设计的关键点?或者有没有其他方法可以减小这个电容?我用spectre工具仿真,速度好慢,仿真要两天才能锁定,有没有其他的方法可以快速仿真,而且分析相位噪声用pss和pnoise很难收敛,有没有其他方法呢?我目前只会这一种方法,希望高手指点一二。不胜感激 |
|