在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
楼主: clarepassby

[求助] SAR ADC中的比较器设计

[复制链接]
 楼主| 发表于 2022-9-27 11:23:51 | 显示全部楼层


   
lulalu2005 发表于 2022-9-15 19:48
请问动态比较器的预放大器的带宽如何仿真呢?把动态开关管忽略然后和运放一样仿吗? ...


您好:pre-amp就是一个放大器而已,单独仿真其带宽即可(和放大器一样),把后面的latch去掉,注意预放大器的负载
发表于 2022-11-25 16:21:46 | 显示全部楼层
如果都采用静态比较器,同步SAR ADC的比较器是不是只有半个周期放大时间,异步SAR ADC的比较器可以全周期放大?
发表于 2022-11-29 06:40:26 | 显示全部楼层
至少100MHz吧,因为你的增益至少需要60dB。
发表于 2023-8-24 16:55:11 | 显示全部楼层


   
chungming 发表于 2020-11-29 20:42
For your reference:
Half clock cycle =  0.5*(1/14M) = 35.7ns
OPA's time constant needs < 35.7ns/5 = ...


厉害
发表于 2025-4-25 11:25:34 | 显示全部楼层


   
chungming 发表于 2020-11-29 20:42
For your reference:
Half clock cycle =  0.5*(1/14M) = 35.7ns
OPA's time constant needs < 35.7ns/5 = ...


大佬,为什么计算的时候,同步时钟的half clock cycle不用除以12呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-14 20:50 , Processed in 0.047321 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表